Nombre de la Empresa: Google
Título del Puesto: Gerente de Diseño RTL, CPU, Silicio
Calificaciones Mínimas:
- Título de Licenciatura en Ingeniería Eléctrica, Ingeniería Informática, Ciencias de la Computación, un campo relacionado, o experiencia práctica equivalente.
- 8 años de experiencia en diseño lógico/RTL de CPU o aceleradores de IA, incluyendo definición de microarquitectura y optimizaciones de PPA.
- 4 años de experiencia en gestión de personas y desarrollo de empleados.
- Experiencia en la integración de CPU o aceleradores de IA con SOC.
- Competencia en lenguaje RTL (System Verilog) y procesos de diseño relacionados, como Lint y UPF.
Calificaciones Preferidas:
- Doctorado en Ingeniería Eléctrica o Ciencias de la Computación.
- Experiencia liderando el diseño de front-end para componentes de procesadores modernos o aceleradores de IA.
- Experiencia con la Arquitectura del Conjunto de Instrucciones ARM.
- Experiencia integral en diseño, arquitectura e integración de SOC.
Sobre el Trabajo:
En Google, nuestros desafíos computacionales son inmensos, intrincados e incomparables, lo que nos obliga a diseñar nuestro propio hardware. Como Ingeniero de Hardware, serás parte de un equipo que crea las tecnologías de hardware, software y redes que impulsan los extensos servicios de Google.
En tu rol, serás responsable de diseñar y construir sistemas centrales para una de las infraestructuras de computación más grandes del mundo. Desde el diseño de circuitos hasta el diseño de sistemas expansivos, verás estos proyectos hasta la fabricación en grandes volúmenes. Tus contribuciones pueden influir en la maquinaria utilizada en nuestros centros de datos de vanguardia, impactando a millones de usuarios de Google en todo el mundo.
Aprovechando tanto tus habilidades técnicas como tus capacidades de liderazgo, liderarás proyectos de investigación en varias áreas de especialización dentro de las instalaciones del centro de datos, mientras supervisas a un equipo responsable de la instalación de equipos, resolución de problemas y depuración.
Responsabilidades Clave:
- Participar en el desarrollo de subsistemas de CPU.
- Diseñar subsistemas de CPU de front-end con un enfoque en microarquitectura y diseño RTL para CPUs de próxima generación.
- Proponer características de microarquitectura que mejoren el rendimiento y colaborar con los equipos de Software, Arquitectura y Rendimiento para estudios de compensación.
- Comunicar las compensaciones de las mejoras de microarquitectura, entregando diseños que cumplan con los objetivos de PPA con calidad de producción.
- Coordinar con el equipo de Verificación para garantizar diseños de alta calidad y trabajar con los equipos de diseño físico y energía para cumplir con los objetivos de frecuencia, energía y área.
- Mantenerse actualizado sobre técnicas modernas, adaptarlas a constructos y lenguajes de diseño, y participar en esfuerzos de evaluación de rendimiento.