Estamos en busca de un Líder de Diseño ASIC con experiencia, que no solo haya diseñado complejas IPs de computación para aprendizaje automático, sino que también demuestre capacidades de liderazgo profundas. Esta emocionante oportunidad está basada en nuestro innovador y visionario equipo de Dispositivos y Servicios.
Calificaciones Mínimas:
- Un título de licenciatura en Ingeniería Eléctrica, Ciencias de la Computación o una disciplina comparable, junto con experiencia práctica equivalente.
- Al menos 10 años de experiencia profesional en diseño RTL.
- Experiencia demostrada liderando un equipo a través del ciclo completo de desarrollo de subsistemas SoC, como Unidades de Procesamiento Neural o GPUs, desde el concepto hasta la producción.
- Capacidad comprobada para trabajar de manera cruzada con equipos en Software, Arquitectura, Verificación de Diseño e integración de SoC.
Calificaciones Preferidas:
- Un grado avanzado, como una Maestría o PhD, en Ciencias de la Computación, Ingeniería Eléctrica o un campo relacionado.
- Experiencia amplia abarcando arquitectura, microarquitectura, verificación de diseño, implementación, emulación y puesta en marcha de silicio.
- Experiencia mejorando la productividad con los equipos de Verificación de Diseño e integración a través de metodologías innovadoras.
- Experiencia con IPs de computación de alto rendimiento como GPUs, DSPs o Unidades de Procesamiento Neural.
Acerca del Trabajo:
En Google, el tamaño y la complejidad de los desafíos computacionales que enfrentamos significan que las soluciones de hardware disponibles en el mercado simplemente no son suficientes. Es por eso que las construimos nosotros mismos. Como Ingeniero de Hardware, no solo diseñarás, sino que también construirás los sistemas que están en el núcleo de la infraestructura de computación más grande y potente del mundo. Verás tus diseños desde las etapas más tempranas del diseño de circuitos hasta la producción a escala global, dando forma directamente a la tecnología que alimenta los centros de datos de Google e impacta a millones de nuestros usuarios.
Responsabilidades:
- Liderar y gestionar un equipo de talentosos ingenieros RTL, guiando el diseño de sofisticadas IPs de computación para aprendizaje automático.
- Asegurar una estrecha colaboración con los equipos de Verificación y Validación de Silicio para confirmar la funcionalidad y el rendimiento.
- Influir en la síntesis, cierre de tiempos y diseño físico de bloques digitales.
- Conducir a tu equipo hacia el logro de excepcionales referencias de Potencia Rendimiento Área (PPA) vitales para una variedad de SoCs.
- Colaborar con el Diseño SoC y varios equipos multifuncionales para asegurar una exitosa implementación del diseño IP a lo largo de todas las fases de producción hasta el tape-out.
Únete a Google, donde no solo aceptamos la diferencia: la celebramos, la apoyamos y prosperamos en ella en beneficio de nuestros empleados, nuestros productos y nuestra comunidad. Aplica hoy y transforma el futuro de la tecnología.