Nous sommes à la recherche d'un responsable de conception ASIC expérimenté qui non seulement a élaboré des IPs de calcul d'apprentissage machine complexes mais montre également des capacités de leadership prononcées. Cette opportunité passionnante est basée dans notre équipe de Devices & Services novatrice et tournée vers l'avenir.
- Un diplôme de Bachelor en Génie Électrique, Informatique ou une discipline comparable, accompagné d'une expérience pratique équivalente.
- Au moins 10 ans d'expérience professionnelle dans la conception RTL.
- Expérience démontrée en leadership d'une équipe à travers le cycle de développement complet de sous-systèmes SoC, tels que les Unités de Traitement Neuronal ou les GPUs, du concept à la production.
- Capacité avérée à travailler de manière transversale avec des équipes en Logiciel, Architecture, Vérification de Conception et intégration SoC.
- Un diplôme avancé, tel qu'un Master ou un PhD, en Informatique, Génie Électrique, ou un domaine connexe.
- Une expérience étendue couvrant l'architecture, la micro-architecture, la vérification de conception, l'implémentation, l'émulation et la mise en service du silicium.
- Expérience dans l'amélioration de la productivité avec les équipes de Vérification de Conception et d'intégration grâce à des méthodologies innovantes.
- Expérience avec les IPs de calcul haute performance comme les GPUs, les DSPs, ou les Unités de Traitement Neuronal.
Chez Google, la taille et la complexité des défis computationnels auxquels nous faisons face signifient que les solutions matérielles disponibles sur le marché ne suffisent tout simplement pas. C'est pourquoi nous les construisons nous-mêmes. En tant qu'ingénieur matériel, vous ne concevrez pas seulement mais construirez également les systèmes au cœur de l'infrastructure informatique la plus grande et la plus puissante du monde. Vous verrez vos conceptions évoluer depuis les premiers stades de la conception de circuits jusqu'à la production à échelle mondiale, façonnant directement la technologie qui alimente les centres de données de Google et impacte des millions de nos utilisateurs.
- Diriger et gérer une équipe d'ingénieurs RTL talentueux, guidant la conception d'IPs de calcul d'apprentissage machine sophistiqués.
- Assurer une collaboration étroite avec les équipes de Vérification et de Validation Silicon pour confirmer la fonctionnalité et les performances.
- Influencer la synthèse, la fermeture des timings et la conception physique des blocs numériques.
- Conduire votre équipe vers l'atteinte d'indicateurs de performance énergétique exceptionnels (PPA) vitaux pour une variété de SoCs.
- Collaborer avec l'équipe de Conception SoC et plusieurs équipes transversales pour assurer une mise en œuvre réussie de la conception IP à travers toutes les phases de production jusqu'au tape-out.
Rejoignez Google, où nous n'acceptons pas seulement la différence - nous la célébrons, nous la soutenons, et nous nous épanouissons grâce à elle au bénéfice de nos employés, nos produits et notre communauté. Postulez aujourd'hui et transformez l'avenir de la technologie.