Integration Methodology and Flow Physical Design Engineer, Silicon

Job expired!

Calificaciones Mínimas:

  • Título de licenciatura en Ingeniería Eléctrica, Ingeniería Informática, Ciencias de la Computación o un campo relacionado, o experiencia práctica equivalente.
  • 5 años de experiencia en Integración de SoC centrada en diseño de bajo consumo.
  • Experiencia con desarrollo de flujo de integración de SoC basado en nueva tecnología de procesos y tape-out.
  • Dominio de lenguajes de scripting como Python, Bash y Tcl para automatización de flujo de trabajo y visualización de datos.
  • Experiencia con desarrollo de flujo de diseño físico y cierre de diseño para múltiples ASIC/SoCs.

Calificaciones Preferidas:

  • Maestría o doctorado en Ingeniería Eléctrica, Ingeniería Informática o Ciencias de la Computación con énfasis en arquitectura de computadoras.
  • Experiencia en integración de System-on-a-Chip (SoC), incluyendo integración y sign-off de Circuitos Integrados 2.5D y 3D.
  • Experiencia en la extracción de parámetros de diseño de ASIC, métricas de Calidad de Resultados (QoR) y análisis de tendencias.
  • Experiencia en co-optimización para habilitar el desarrollo sensible al cronograma considerando la complejidad de bloques, dominios de energía, relojería, congestión, etc.

Sobre el Trabajo:

En Google, nuestros desafíos computacionales son amplios, complejos y únicos, requiriendo soluciones hechas a medida que no se pueden adquirir fuera de la estantería. Como Ingeniero de Hardware, diseñarás y construirás los sistemas que alimentan la infraestructura de computación más grande y avanzada del mundo. Desde el diseño de circuitos hasta el diseño de grandes sistemas y la fabricación a escala, tu trabajo impactará a millones de usuarios de Google. Aprovecharás tu experiencia técnica para liderar proyectos a través de múltiples dominios de ingeniería dentro de instalaciones de centros de datos, incluyendo construcción y resolución de problemas/depuración con proveedores.

La misión de Google es organizar la información del mundo y hacerla universalmente accesible y útil. Nuestro equipo reúne lo mejor de la inteligencia artificial, el software y el hardware de Google para crear experiencias innovadoras. Diseñamos y desarrollamos nuevas tecnologías y hardware para hacer que la computación sea más rápida, fluida y poderosa, mejorando vidas a través de la innovación.

Salario Base en EE.UU.:

El rango de salario base en EE.UU. para este puesto de tiempo completo es de $150,000 - $223,000, más bonificación, acciones y beneficios. Los rangos de salario se determinan por rol, nivel y ubicación, reflejando los salarios objetivo mínimos y máximos para el puesto en todas las ubicaciones de EE.UU. Tu reclutador discutirá el rango de salario específico para tu ubicación preferida durante el proceso de contratación. Por favor, ten en cuenta que los detalles de compensación listados son solo para el salario base y no incluyen bonificación, acciones o beneficios.

Conoce más sobre los beneficios en Google.

Responsabilidades:

  • Desarrollar, apoyar y ejecutar el desarrollo y la ejecución del flujo de integración de SoC, incluyendo múltiples escenarios de planificación de tamaño de dado, planificación de bump, ubicaciones de IO y bloque, planificación de regiones de energía, planificación de enrutamiento de layout y cuadrícula de gráficos de producto con múltiples regiones de energía.
  • Supervisar la planificación e implementación de la integración de bump/micro-bump a paquete, incorporando retroalimentación impulsada por el paquete en el diseño de alto nivel.
  • Asegurar que la integración del SoC sea amigable con el bloque, fácil de implementar y cumpla con los objetivos de Potencia, Rendimiento y Área (PPA).
  • Asegurar que la planificación de dominios de energía múltiples y Electromigración/Voltaje (EM/IR) cumplan con los requisitos de fiabilidad.
  • Poseer y dirigir la ejecución del diseño de alto nivel de SoC y asociarse con fundiciones para resolver problemas relacionados con nuevas tecnologías.