Platform Memory Controller Architect, Silicon

Job expired!

Chez Google, nos défis computationnels sont si grands, complexes et uniques que le matériel standard ne suffit pas. Nous concevons et créons les technologies matérielles, logicielles et réseau qui alimentent les services utilisés par des millions de personnes dans le monde entier. En tant qu'Ingénieur Matériel spécialisé dans le cœur de notre infrastructure informatique avancée, vous concevrez, développerez et fabriquerez des systèmes allant des plus bas niveaux de conception de circuits à des systèmes à grande échelle qui seront produits en masse dans nos centres de données.

Tirant parti de vos compétences techniques et de leadership, vous dirigerez des projets de recherche complets dans plusieurs domaines des installations de centres de données. Vous gérerez une équipe responsable de l'installation des équipements, du dépannage et du débogage, assurant des opérations efficaces et efficientes. Votre travail peut façonner l'avenir de nos centres de données de pointe, impactant directement des millions d'utilisateurs.

La mission de Google est d'organiser l'information mondiale et de la rendre universellement accessible et utile. Notre équipe associe l'IA de Google, les logiciels et le matériel pour créer des expériences transformatrices. Nous nous efforçons de rechercher, concevoir et développer des technologies et du matériel qui rendent l'informatique plus rapide, transparente et plus puissante, améliorant la vie des gens grâce à l'innovation.

  • Diplôme de licence en génie électrique, génie informatique, informatique, un domaine connexe ou une expérience pratique équivalente.
  • 5 ans d'expérience dans l'architecture/micro-architecture de contrôleurs de mémoire.
  • Expérience dans l'analyse de performance d'architecture ASIC, les outils et les simulateurs à différents niveaux d'abstraction (par exemple, Cycle Accurate, TLM, ou Fonctionnel).

  • Diplôme de master ou doctorat en génie électrique, génie informatique ou informatique.
  • Expérience en programmation en C/C++/Python.
  • Expérience de travail avec des solutions de fournisseurs tiers.
  • Expérience en conception, mise en œuvre ou validation RTL pour Fabric, MMU, caches ou contrôleurs de mémoire.
  • Connaissance des langages HDL, tels que System Verilog, Verilog.
  • Compréhension des interconnexions cohérentes, des caches ou des systèmes de mémoire.

  • Explorer et évaluer les choix de conception architecturale pour le contrôleur de mémoire DRAM et l'ensemble du système de mémoire.
  • Construire des spécifications architecturales matérielles pour l'IP du contrôleur de mémoire de nouvelle génération.
  • Collaborer avec d'autres architectes matériels et logiciels pour comprendre et améliorer l'architecture.
  • Développer des modèles C, simuler et analyser les compromis de performance et de puissance.
  • Travailler avec les équipes de conception matérielle, de vérification, d'émulation et de validation pour développer et tester l'architecture matérielle.

Nom de l'entreprise : Google
Titre du poste : Platform Memory Controller Architect, Silicon