Power Electronic Research Engineer – LV circuit and ASIC design and layout

Job expired!

Witamy w Ford Motor Company! Jesteśmy innowatorami kształtującymi przyszłość mobilności. Każdego dnia zakasujemy rękawy, aby budować lepszy świat – razem. Jeśli jesteś gotów zmienić sposób, w jaki porusza się świat, dołącz do nas.

Zespół do spraw Badań i Inżynierii Zaawansowanej w Fordzie przekształca przełomowe pomysły w rzeczywistość. Opracowujemy zaawansowane technologie zarządzania energią i napędem, tworzymy rewolucyjne materiały i procesy produkcyjne, a także redefiniujemy doświadczenie z jazdy dzięki światowej klasy projektom wnętrz.

Szukamy inżyniera badawczego specjalizującego się w projektowaniu i układaniu obwodów niskonapięciowych (LV) oraz opracowywaniu ASIC do zastosowań w falownikach trakcyjnych.

Kluczowe obowiązki:

  • Badania i projektowanie obwodów niskonapięciowych do zastosowań w sterownikach bramek dla SiC MOSFET i hybrydowych Si IGBT/SiC MOSFET.
  • Przewodzenie rozwojowi kolejnych generacji ASIC do sterowania falownikami trakcyjnymi i aplikacji sterowników bramek.
  • Projektowanie i rozwój izolowanych konwerterów zasilających niskiego napięcia oraz układów dystrybucji zasilania niskiego napięcia do zastosowań w sterownikach bramek.
  • Badania i prototypowanie zaawansowanego projektowania PCB oraz układanie dla integracji z obwodami wysokiej mocy.
  • Ekspertyza w projektowaniu obwodów sterowników bramek, w tym LDO, regulatorów napięcia, izolatorów, wzmacniaczy operacyjnych oraz SPI.
  • Efektywna komunikacja wyników za pomocą raportów technicznych, zgłoszeń wynalazczych i prezentacji.
  • Monitorowanie badań uniwersyteckich i przemysłowych dotyczących układów scalonych i produkcji PCB.
  • Współpraca z ekspertami w celu spełnienia wymagań zespołów elektroniki mocy i sterowników bramek.
  • Wsparcie działań związanych z czujnikami niskonapięciowymi oraz pomiarem prądu w konwerterach mocy.

Kwalifikacje:

Wymagane:

  • Magister inżynierii elektrycznej, informatyki lub pokrewnej dziedziny; lub równoważność zagraniczna.
  • 3+ lat doświadczenia w elektronice mocy i projektowaniu obwodów niskonapięciowych (w tym kursy, staże, badania i współpraca).
  • 3+ lat doświadczenia w projektowaniu architektury układów scalonych (ASIC) do sterowania bramek falowników trakcyjnych (w tym kursy, staże, badania i współpraca).
  • 3+ lat doświadczenia w projektowaniu cyfrowych i analogowych obwodów do zastosowań w sterownikach bramek (w tym czujniki napięcia i częstotliwości, generatory zegarów systemowych i sygnały logiczne związane z sterownikami bramek) (w tym kursy, staże, badania i współpraca).
  • 3+ lat doświadczenia w obsłudze i modernizowaniu systemów testowych elektroniki mocy do charakteryzacji półprzewodników wysokonapięciowych (w tym kursy, staże, badania i współpraca).

Preferowane:

  • Doktorat z inżynierii elektrycznej, informatyki lub pokrewnej dziedziny; lub równoważność zagraniczna.
  • Doświadczenie z EDA, RTL, FPGA, przepływem projektowania układów scal